Selon Intel, le PCI-Express devrait à l'avenir donner naissance à Geneseo, une sorte d'extension du PCI-Express. Derrière le nom de code Geneseo, Intel entend travailler avec le groupement PCI-SIG pour améliorer le PCI-Express afin de répondre aux besoins des accélérateurs dédiés utilisés par des applications émergentes comme la simulation de fluide, la gestion physique des corps rigides dans les jeux, ou encore les simulations financières. Si les détails exacts de Geneseo sont encore flous, Intel dit vouloir réduire l'occupation processeur liée aux opérations de déplacements de données sur l'interface et à leur synchronisation tout en simplifiant la gestion des erreurs et la configuration du côté du système d'exploitation avec en tête le souci de la virtualisation. Intel souhaite également améliorer les temps de latence induits par le transferts de petits paquets sur le bus tout en augmentant la bande passante pour les transferts de données massifs.
L'après PCI-Express : Intel Geneseo
Par Julien Jay
Publié le 16 avril 2007 à 16h50
Intel profitait de ce lundi pour présenter à la presse mondiale, réunie à Pékin pour l'IDF (sorte de salon des technologies Intel) quelques uns de ces projets en cours de développement. C'est ainsi qu'on pouvait apprendre que les ingénieurs d'Intel planchent déjà sur le successeur du bus PCI-Express alors même que ce dernier devrait prochainement passer en Gen2 avec l'arrivée des chipsets Intel X38 prévue pour le courant 2007. Le PCI-Express de seconde génération offre essentiellement un débit doublé par rapport à l'actuel bus PCI-Express.
Selon Intel, le PCI-Express devrait à l'avenir donner naissance à Geneseo, une sorte d'extension du PCI-Express. Derrière le nom de code Geneseo, Intel entend travailler avec le groupement PCI-SIG pour améliorer le PCI-Express afin de répondre aux besoins des accélérateurs dédiés utilisés par des applications émergentes comme la simulation de fluide, la gestion physique des corps rigides dans les jeux, ou encore les simulations financières. Si les détails exacts de Geneseo sont encore flous, Intel dit vouloir réduire l'occupation processeur liée aux opérations de déplacements de données sur l'interface et à leur synchronisation tout en simplifiant la gestion des erreurs et la configuration du côté du système d'exploitation avec en tête le souci de la virtualisation. Intel souhaite également améliorer les temps de latence induits par le transferts de petits paquets sur le bus tout en augmentant la bande passante pour les transferts de données massifs.
Selon Intel, le PCI-Express devrait à l'avenir donner naissance à Geneseo, une sorte d'extension du PCI-Express. Derrière le nom de code Geneseo, Intel entend travailler avec le groupement PCI-SIG pour améliorer le PCI-Express afin de répondre aux besoins des accélérateurs dédiés utilisés par des applications émergentes comme la simulation de fluide, la gestion physique des corps rigides dans les jeux, ou encore les simulations financières. Si les détails exacts de Geneseo sont encore flous, Intel dit vouloir réduire l'occupation processeur liée aux opérations de déplacements de données sur l'interface et à leur synchronisation tout en simplifiant la gestion des erreurs et la configuration du côté du système d'exploitation avec en tête le souci de la virtualisation. Intel souhaite également améliorer les temps de latence induits par le transferts de petits paquets sur le bus tout en augmentant la bande passante pour les transferts de données massifs.
Par Julien Jay
Vous êtes un utilisateur de Google Actualités ou de WhatsApp ?
Suivez-nous pour ne rien rater de l'actu tech !
Suivez-nous pour ne rien rater de l'actu tech !
Commentaires (0)
Rejoignez la communauté Clubic
Dernières actualités